
GPU HW IP Design and Verification Engineer Intern
10399/2025
Dołącz do zespołu GPU HW IP Poland i zdobądź doświadczenie w projektowaniu oraz weryfikacji hardware IP dla najnowszych układów AI/GPU/SOC! Poszukujemy energicznego i ambitnego studenta/internisty, który chce rozwijać się w obszarze projektowania sprzętu, weryfikacji układów cyfrowych oraz technologii GPU. W ramach stażu będziesz współpracować z zespołami architektów systemowych, inżynierów projektowych i weryfikacyjnych, wspierając rozwój nowych generacji procesorów graficznych. To wyjątkowa okazja, aby zdobyć praktyczne doświadczenie w architekturze GPU, ASIC/FPGA oraz metodologii Functional Verification. Jeśli interesuje Cię sprzęt i chcesz pracować nad technologiami przyszłości – aplikuj już dziś!
https://jobs.intel.com/pl/praca/gdansk/gpu-hw-ip-design-and-verification-engineer-intern/41147/78331419184
Wymagania
- Student uczelni wyższej (kandydat musi pozostać studentem przez cały okres trwania stażu). Wiedza z zakresu elektroniki cyfrowej oraz arytmetyki układów cyfrowych. Znajomość języków opisu sprzętu (Verilog, SystemVerilog, VHDL). Znajomość przetwarzania sygnałów cyfrowych (DSP) oraz tworzenia algorytmów. Podstawowa znajomość programowania obiektowego (C++). Dobre umiejętności komunikacyjne w języku angielskim i polskim. Mile widziane: Znajomość architektury GPU/CPU, ASIC/FPGA oraz procesów projektowych ASIC. Zrozumienie działania 3D Graphics Pipeline oraz GPU architecture. Znajomość Graphics APIs (OpenGL, Vulkan, DirectX), Rendering, Ray Tracing. Umiejętność programowania w Python. Doświadczenie z Math formal proofs (Coq, Gappa, ACL2). Wiedza na temat RTL Design/uArch oraz Modeling HW IPs. Doświadczenie w Functional Verification oraz metodologii UVM. Znajomość zasad Formal Verification i SystemVerilog Assertions (SVA). Jeśli posiadasz własne projekty, dołącz ich opis oraz link do profilu GitHub w swoim CV!
Zadania związane z oferowanym stanowiskiem
- Wsparcie w projektowaniu, implementacji i weryfikacji podsystemów sprzętowych dla AI/GPU nowej generacji. Współpraca z zespołami architektów systemowych, inżynierów projektowych i weryfikacyjnych. Pomoc w opracowywaniu specyfikacji, projektowaniu i dokumentacji HW IP. Udział w symulacjach i testowaniu układów cyfrowych. Rozwój skryptów do automatyzacji procesów testowych (Python/C++). Analiza wyników symulacji i identyfikacja potencjalnych błędów. Tworzenie i optymalizacja środowisk testowych dla RTL Verification. Możliwość pracy nad modelowaniem HW IP i współsymulacją SystemVerilog/C++.